web-dev-qa-db-ja.com

X570マザーボードでCPUチップセットレーンはどのように共有されますか?

基本的な質問は次のとおりです:X570マザーボードのCPUとチップセットの間に4つのPCIeレーンがある場合、どのようにしてすべてを多数に接続できますかチップセットレーンは直接CPU接続と同等の立場にありますか?

コンテキスト:AsusX570-Pマザーボードに標準の非Threadripper3000 Ryzenがあり、現在、単一のPCIe Gen 3.0 x4 NVMeSSDがインストールされています、そして明らかに、できるだけ多くのレーンを必要とするグラフィックカード。既存のSSDは、CPUに接続されたGen 4.0 x4M.2スロットにあります。 CPUの代わりにチップセットに接続されている2番目の4.0x4 M.2スロットがあります(マニュアルと下の図の両方による)。

次に、Gen 3.0x4またはGen4.0x4の2つ目のSSDをインストールしたいと思います。しかし、私はX570セットアップのレーン図に魅了され、深く混乱しています。その非公式の分析はここにあります: https://hexus.net/tech/features/mainboard/131789-AMD-ryzen- 3000-supporting-x570-chipset-examined /

私の理解と質問:チップセットとCPUの間には明らかに4.0x4の接続しかなく、チップセットからほかのすべて。したがって、チップセットに接続されたスロットに2番目のSSDを取り付けると、次のようになります。

  1. GPUが影響を受けないことは明らかなようです(?)
  2. 最初のSSDも影響を受けないはずです(?)
  3. ...しかし、新しいSSDへの接続は、他のすべてのUSB接続と4つのレーンを共有しているため、最初のSSDよりもどういうわけか遅いはずです。ただし、X570-Pのマニュアル/ウェブページも上記のウェブページも、このようなボトルネックについては何も言及していません。チップセットはここである種の黒魔術を行っていますか?また、逆に、この2番目のSSDは周辺機器の影響を受けます...つまり、 Gen 4.0 SSDはここではかなり無意味かもしれませんか?
1
MrArsGravis

はい、その通りですが、覚えておいてください。PCIegen4x4は8GB /秒です。 SSDが2つある場合でも、これを飽和させることは非常に困難です。ほとんどのSSDははるかに低速です。 3.5GB/sでの読み取りは高速ですが、8GB/sのうち7つになります。 USB3にはまだ1GB /秒が残っています-通常は十分すぎるほどです。これにより、少なくとも5台の最新のHDDが同時に飽和状態になります。またはほぼ2つのSATA3SSD。

それを恐れないでください。また、PCIeはSATAよりもCPUの負荷がはるかに少ないため、実際のパフォーマンスが大幅に向上します。ボトルネックに気付くことはありません。理論的には到達できますが、実際には非常に非現実的です。 :D

素敵なセットアップを楽しんでください。

1
HeartOfGermany